经产观察
IT资讯
IT产业动态
业界
网站运营
站长资讯
互联网
国际互联网新闻
国内互联网新闻
通信行业
通信设备
通信运营商
消费电子
数码
家电
通信设备

通信设备制造商需要高功率输出和小尺寸解决方案

作者:habao 来源: 日期:2019-11-13 13:41:26 人气:

  许多通信系统通过48 V背板供电。此电压通常会降至较低的中间母线 V甚至更低,以便为系统内的从几十毫安到几百安培不等。因此,要从这些较高的母线电压降至子电或IC所需的较低电压,必须使用负载点(PoL)

  由于通信设备中可能有数百个PoL电压轨,系统架构师需要通过一种简单的方法来管理这些电轨的输出电压、时序和最大允许电流。如今的许多深亚微米IC数字处理器要求它们的I/O电压在其内核电压之前升高。另一方面,许多DSP要求它们的内核电压在I/O之前得到提升。此外,关断时序也是必不可少的。因此,系统架构师需要通过一种轻松的方法来进行更改以优化系统性能,并为每个DC/DC转换器存储特定的配置,以便简化设计工作。

  而且,大多数通信设备制造商都在压力的下提高其系统的数据吞吐率和性能,以及添加更多的功能和特性。同时,他们也面临着降低系统总功耗的压力。例如,常见的挑战包括,为了降低总功耗,需要重新安排工作流程并将作业转移到未充分利用的服务器,从而使其他服务器能够关闭。要满足这些需求,了解终端用户设备的功耗常必要的。因此,经过恰当设计的数字电源管理系统(DPSM)可以向用户提供功耗数据,帮助做出明智的能源管理决策。

  DPSM的一个主要优势是降低了设计成本并缩短了上市时间。要高效地开发复杂的多轨系统,可以使用具有直观图形用户界面(GUI)的全面开发。此类系统支持通过GUI进行更改,而不是焊接修复白线,因此也简化了电内测试(ICT)和电板调试。另一个优势是可以通过提供的实时遥测数据预测电源系统故障并采取预防措施。也许最重要的是,具有数字管理功能的DC/DC转换器允许设计人员开发符合目标性能(计算速度、数据速率等)的绿色电源系统,且最大限度地减少在负载点、电板、机架甚至安装层面上使用的能源,从而降低基础设施成本和产品使用寿命周期的总拥有成本。毕竟,数据中心最大的运营成本是用于为冷却系统供电的电力成本,目的是使数据中心内部低于其预定的最佳运行温度。

  此外,系统架构师仍然需要使用一些相对简单的功率转换器来满足电板上的各种其他供电轨的要求,但放置这些供电轨的电板面积在不断缩小。其部分原因是无法将这些转换器装在电板底部,因为机架安装配置中有多个电板并排放置,其最大组件高度为2 mm。他们真正想要的是一个小尺寸的完整电源,安装到印刷电板PCB)后不超过2 mm。幸运的是,这种解决方案确实存在,本文将进行更详细的讨论。

  ADI公司的Power byLinear™ µModule®稳压器是完整的系统化封装(SiP)解决方案,可最大限度地缩短设计时间,解决通信系统中常见的电板空间和功率密度问题。这些µModule产品是完整的电源管理解决方案,在紧凑型表贴BGA或LGA封装内集成DC-DC控制器、功率晶体管、输入和输出电容、补偿组件和电感。利用Power by Linear µModule产品进行设计可以将完成设计过程所需的时间减少多达50%,具体取决于设计的复杂程度。此µModule稳压器系列将元件选型、优化和布局等设计负担从设计人员转移到器件上,从而缩短整体设计时间,减少系统故障,最终加快产品上市时间。

  这些µModule解决方案将分立式电源、信号链和隔离设计中常用的关键元件集成在紧凑的IC式外形尺寸中。在Power by Linear严格的测试和高可靠性流程的支持下,我们的µModule产品系列简化了电源管理和功率转换的设计和布局。此产品系列涵盖了广泛的应用,包括负载点稳压器、电池充电器、DPSM产品(PMBus数字管理电源)、隔离式转换器和LED发光二极管驱动器。作为高集成度解决方案且每个器件都提供PCB Gerber文件,这些µModule功率调节器可在满足时间和空间的同时提供高效率和高可靠性。此外,我们许多较新的产品还可实现符合EN 55022 B类标准的低EMI解决方案。这让系统设计人员能够确信终端系统将满足严格的噪声性能判据,从而符合最终系统必须满足的许多抗噪行业标准。

  再者,随着设计资源因为系统复杂性的提高和设计周期的缩短而变得紧张,关注重点落在了系统关键知识产权的开发上。这常常意味着电源被放到一边,直到开发周期的后期才被顾及。由于时间很短,而且专业电源设计资源可能有限,因此迫切需要开发出尺寸尽可能小的高效率解决方案,同时要对PCB的加以运用,使空间利用率最大化。

  这是µModule稳压器可以提供理想解决方案的关键领域。此概念内部复杂,但外部简单——既有开关稳压器的效率,又性稳压器的易设计性。认真负责的设计、PCB布局和元件选择对于开关稳压器设计非常重要,很多经验丰富的设计人员在职业生涯的早期闻到了电板燃烧的独特香味。当时间短或电源设计经验不足时,现成的µModule稳压器既可节省时间和空间,又可降低项目风险。

  超薄µModule解决方案的一个最新范例是LTM4622。这是一个双2.5 A或两相单5 A输出降压型功率调节器,采用6.25 mm × 6.25 mm × 1.8 mm超薄LGA封装。其超薄高度接近1206外壳尺寸的焊接电容高度,允许安装在电板的顶部。超薄外形使它能够满足苛刻的高度,例如PCIe和嵌入式计算系统中的先进夹层卡所要求的高度,如图1所示。

  此外,我们最近还推出了LTM4622A。作为LTM4622的变体,此A版本具有1.5 V至12 V的较高输出电压,代替0.6 V至5.5 V的非A版本。这样,如果终端系统需要,系统设计人员可以在较高端具有更宽的输出电压范围。在任一情况下,输入电压范围均为3.6 V至20 V。通过Power by Linear的µModule DC/DC稳压器,也可轻松提供高功率和DPSM功能。由于许多µModule稳压器可以在高负载电流下并联并提供精确电流匹配(在各自1%的标称范围内),它们可以减少出现热点的可能性。此外,只有一个µModule稳压器需要包含DPSM功能,因为即使其余并联µModule器件没有内置DPSM功能,它也可提供完整数字接口。

  ·通过数字通信总线配置电压,定义复杂的开/关时序布置,定义故障条件(如过压和欠压限值),设置重要的电源参数(如开关频率、电流限值等)。

  ·在同一通信总线上,可以回读重要的工作参数,如输入电压和输出电压、输入和输出电流、输入和输出功率、内部和外部温度,以及在某些产品中测量所消耗的能源。·个人可以实现对设计的精确闭环裕量测试,并将电源电压调整到非常精确的水平。

  ·这些器件设计为自主式器件。一旦将它们配置好并应用输入功率,它们就会对电源进行定序,在负载点调节非常精确的电压,在实户可配置的故障管理方案的同时持续电压和电流,并装备非易失性故障记录器,在检测到故障时存储有关电源系统的信息。

  ·DPSM器件可以级联,以构建相干的大型电源系统。这是通过以速度运行的芯片间协调总线来实现的。

  ·它们包括用于器件配置和故障记录功能的内部NVM。·这些器件包含I2C/PMBus通信端口,并使用行业标准PMBus命令集控制并管理电源系统。·这些PSM器件都受到通用LTpowerPlay® GUI的支持。LTpowerPlay是工程级GUI,在开发时考虑了电源系统的设计和调试,以及远程客户支持。

  若在当今通信设备中采用DPSM功能和超薄外形功率转换器件,电源设计人员便可通过简单而强大的方式将高功率输出传送到低至0.5 V的核心电压,且温度范围内的最大直流输出误差为±0.5%,可满足最新亚20 nmASICGPUFPGA等IC的需求。如果存在外形尺寸约束,则可以利用超薄外形的μModule稳压器(例如LTM4622A),其安装在电板上后外形尺寸小于2 mm,让原本闲置的底部电板空间派上用场。这不仅节省了宝贵的PCB面积,而且还因整体运行效率的提高减少了所需的冷却量。

  最后,在通信设备中使用µModule稳压器是很有意义的,因为它能显著缩短调试时间并提高电板面积利用率。由此将能降低基础设施成本,以及系统生命周期的总拥有成本。这对于设计和制造这种设备的公司以及在数据中心安装并使用这种设备的公司来说都是双赢的。

  在智能手机市场,三星虽然没能有效阻击华为,但是它依然在悄然变革,应对包括华为在内的中国手机企业的挑战...

  此外,据透社报道,高通与苹果的专利大战落下了帷幕,但是高通与中国通信设备制造商华为依然存在专利纠纷...

  的波形是输出端LC滤波器的电容为22µF时,在约200MHz的频率范围存在180mVp-p左右的...

  初始化完成后,就可以调用Modbus从机通讯命令(MBUS_SLAVE)了。通常Modbus从机通讯...

  UCC28064A交错式PFC控制器具有比以前更高的额定功率。该设备使用Natural Interleaving™技术。两个通道都与主机(没有从通道)同步到同一频率。这种方法可以实现更快的响应时间,出色的相间导通时间匹配以及各个通道的过渡模式操作。该器件具有突发模式功能,可实现高轻载效率。突发模式消除了在轻负载操作期间关闭PFC以满足待机功率目标的需要。当与UCC25630x LLC控制器和UCC24624同步整流器控制器配对时,突发模式消除了对辅助反激转换器的需要。 扩展的系统级功能包括输入欠压和压差恢复,输出过压,开环,过载,软启动,相位故障检测和热关断。额外的故障安全超过电压(OVP)功能可防止中间电压短,如果未检测到,可能会导致灾难性设备故障。先进的非线性增益可以快速,平稳地响应线和负载瞬态事件。专线 - 丢失处理可避免重大的电流中断。在突发模式操作期间不切换时,偏置电流的大幅减少可提高待机性能。 特性 输入滤波器和输出电容纹波电流降低 降低电流纹波,实现更高的系统可靠性和更小的大容量电容器 降低EMI滤波器 高轻载效率 用户可调节相位管理和输入电压补偿 突发模式操作具有可调节的突发阈值 帮助实现...

  UCC28951器件是UCC28950的增强版本。它是UCC28950的完全兼容的直接替代品。请应用说明SLUA853以确定要使用的控制器。除了主动控制同步整流器(SR)输出级之外,UCC28951还使用全桥的高级控制。 可编程延迟确保ZVS在各种工作条件下工作,而负载电流自然会调整次级侧同步整流器(SR)的开关延迟。此功能可最大限度地提高整体系统效率。 UCC28951具有许多轻载管理功能,包括突发模式操作和动态SR ON和OFF控制,可在转换到不连续电流模式(DCM)操作期间进行控制。该器件工作在电流模式或电压模式控制。开关频率最高可编程为1 MHz。该器件具有功能,包括逐周期电流,UVLO和热关断。 24引脚TSSOP封装符合RoHS要求。 特性 增强型零电压开关(ZVS)范围 直接同步整流器(SR)控制 轻载效率管理包括: 突发模式操作 不连续导通模式(DCM),具有可编程阈值的动态SR开/关控制 可编程自适应延迟 具有可编程斜率补偿和电压模式控制的平均或峰值电流模式控制 闭环软启动和启用功能

  具有双向同步的可编程开关频率高达1 MHz (±3%)支持打嗝模式的逐周期电流 150-μA启动电流...

  UCC24624高性能同步整流器(SR)控制器专用于LC谐振转换器,用SR MOSFET取代二极管输出整流器,提高整体系统效率。 UCC24624 SR控制器采用漏极 - 源极电压检测方法实现SR MOSFET的开关控制。实现比例栅极驱动以延长SR导通时间,最小化体二极管导通时间。为了补偿由MOSFET MOSFET寄生电感引起的失调电压,UCC24624实现了可调节的正向关断阈值,以适应不同的SR MOSFET封装。 UCC24624具有内置475 ns导通时间消隐功能,并具有650 ns的关断时间消隐功能,可避免SR错通和关断。 UCC24624还集成了双通道互锁功能,可防止两个SR同时打开。具有230V电压检测引脚和28V ABS最大VDD额定值,可直接用于转换器,输出电压高达24.75 V.内部钳位允许控制器通过添加外部限流电阻轻松支持36V输出电压在VDD上。 通过基于平均开关频率的内置待机模式检测,UCC24624可自动进入待机模式,无需使用外部组件。低待机模式电流为180μA,可满足现代空载功耗要求,如CoC和DoE法规。 UCC24624可与URC25630x LLC和UCC28056 PFC控制器一起使用,以实现高效率,同时保持出色的轻载和空...

  UCC3750源振铃控制器为四象限反激式环形发生器电提供完整的控制和驱动解决方案。 IC控制初级侧开关,当从输入到输出进行电力传输时,该开关被调制。它还控制两个次级开关,在正功率流动期间充当同步整流器开关。当电源输出到电源时,这些开关是脉冲宽度调制的。 UCC3750有一个板载正弦波参考,可编程频率为20Hz,25Hz和50Hz。该参考源自外部连接的高频(32kHz)晶体。两个频率选择引脚控制内部分压器,提供20Hz,25Hz或50Hz的正弦输出。通过将外部产生的正弦波提供给芯片或通过以所需频率的固定倍数为晶体输入提供时钟,环形发生器也可用于其他频率。 UCC3750中包含的其他功能可编程直流电流(带缓冲放大器),用于栅极驱动电压的电荷泵电,内部3V和7.5V基准电压源,三角形时钟振荡器和缓冲放大器,用于在输出电压上增加可编程直流偏移。 UCC3750还提供了一个非专用放大器(AMP),用于满足其他信号处理要求。 特性 为基于反激的四象限放大器拓扑提供控制 具有低THD的板载正弦波参考 不同电线Hz) 可编程输出幅度和DC偏移 用于短的直流限流 Secondary侧电压模式控制 采用5...

  LM25180是一款初级侧稳压(PSR)反激式转换器,在4.5V至42V的宽输入电压范围内具有高效率。隔离输出电压采样自初级侧反激式电压,因此,无需使用光耦合器,电压基准或变压器的第三绕组进行输出电压稳压。凭借高度的集成性,可实现简单可靠的高密度解决方案,其中只有一个组件穿过隔离层。通过采用边界导电模式(BCM)开关,可实现紧凑的磁解决方案以及优于±1%的负载和线V功率MOSFET能够提供高达7W的输出功率并提高应对线转换器简化了隔离式直流/直流电源的实施,且可通过可选功能优化目标终端设备的性能。该器件通过一个电阻器来设置输出电压,同时使用可选的电阻器通过抵消反激式二极管的压降热系数来提高输出电压精度。其他功能包括内部固定或外部可编程启动,可实现更高效率的可选偏置电源连接,用于可调节线UVLO的精密使能输入(带迟滞功能),间断模式过载和带自动恢复功能的热关断。 LM25180反激式转换器采用8引脚4mm×4mm热增强型WSON封装(引脚间距为0.8mm)。 特性 专为可靠耐用的应用而设计 4.5V至42V的宽输入电压范围 稳定可靠的解决方案,只有一个组件穿过...

  UCC3750源振铃控制器为四象限反激式环形发生器电提供完整的控制和驱动解决方案。 IC控制初级侧开关,当从输入到输出进行电力传输时,该开关被调制。它还控制两个次级开关,在正功率流动期间充当同步整流器开关。当电源输出到电源时,这些开关是脉冲宽度调制的。 UCC3750有一个板载正弦波参考,可编程频率为20Hz,25Hz和50Hz。该参考源自外部连接的高频(32kHz)晶体。两个频率选择引脚控制内部分压器,提供20Hz,25Hz或50Hz的正弦输出。通过将外部产生的正弦波提供给芯片或通过以所需频率的固定倍数为晶体输入提供时钟,环形发生器也可用于其他频率。 UCC3750中包含的其他功能可编程直流电流(带缓冲放大器),用于栅极驱动电压的电荷泵电,内部3V和7.5V基准电压源,三角形时钟振荡器和缓冲放大器,用于在输出电压上增加可编程直流偏移。 UCC3750还提供了一个非专用放大器(AMP),用于满足其他信号处理要求。 特性 为基于反激的四象限放大器拓扑提供控制 具有低THD的板载正弦波参考 不同电线Hz) 可编程输出幅度和DC偏移 用于短的直流限流 Secondary侧电压模式控制 采用5...

  LM5180是一款初级侧稳压(PSR)反激式转换器,在4.5V至70V的宽输入电压范围内具有高效率。隔离输出电压采样自初级侧反激式电压,因此,无需使用光耦合器,电压基准或变压器的第三绕组进行输出电压稳压。凭借高度的集成性,可实现简单可靠的高密度解决方案,通过采用边界导电模式(BCM)开关,可实现紧凑的磁解决方案以及优于±1%的负载和线V功率MOSFET能够提供高达7W的输出功率并提高应对线转换器简化了隔离式直流/直流电源的实施,且可通过可选功能优化目标终端设备的性能。顾顺章灭门案该器件通过一个电阻器来设置输出电压,同时使用可选的电阻器通过抵消反激式二极管的压降热系数来提高输出电压精度。其他功能包括内部固定或外部可编程软启动,可实现更高效率的可选偏置电源连接,用于可调节线UVLO的精密使能输入(带迟滞功能),间断模式过载和带自动恢复功能的热关断。 /p

  LM5180反激式转换器采用8引脚4mm×4mm热增强型WSON封装(引脚间距为0.8mm)。 特性 专为可靠耐用的应用而设计 宽输入电压范围:4.5V至70V 稳定可靠的解决方案,只有一个组件穿过隔离层 ±1%的总输出稳压...

  LM25180-Q1是一款初级侧稳压(PSR)反激式转换器,在4.5V至42V的宽输入电压范围内具有高效率。隔离输出电压采样自初级侧反激式电压,因此,无需使用光耦合器,电压基准或变压器的第三绕组进行输出电压稳压。凭借高度的集成性,可实现简单可靠的高密度解决通过采用边界导电模式(BCM)开关,可实现紧凑的磁解决方案以及优于±1%的负载和线V功率MOSFET能够提供高达7W LM25180-Q1转换器简化了隔离式直流/直流电源的实施,且可通过可选功能优化目标终端设备的性能。器件通过一个电阻器来设置输出电压,同时使用可选的电阻器通过抵消反激式二极管的压降热系数来提高输出电压精度。其他功能包括内部固定或外可编程软启动,可实现更高效率的可选偏置电源连接,用于可调节线UVLO的精密使能输入(带迟滞功能),间断模式过载和带自动恢复功能的热关断。 LM25180-Q1符合汽车AEC-Q100 1级标准,并且采用引脚间距为0.8mm且具有可湿性侧面的8引脚WSON封装。 特性 符合面向汽车应用的AEC-Q100标准 器件温度等级1:-40℃至125℃的温度范围 专为可靠耐用的应用而设计 4.5V至42V的宽输入电压...

  SN74GTLPH16945是一款中等驱动的16位总线收发器,可提供LVTTL到GTLP和GTLP到LVTTL的信号电平转换。它被划分为两个8位收发器。该器件提供以LVTTL逻辑电平工作的卡与以GTLP信号电平工作的背板之间的高速接口。高速(比标准TTL或LVTTL快约三倍)背板操作是GTLP降低输出摆幅( = 0.8 V)或GTLP(V TT = 1.5 V且V REF = 1 V)信号电平。 通常情况下,B端口以GTLP信号电平工作。 A端口和控制输入工作在LVTTL逻辑电平,但具有5 V容差,并兼容TTL和5 V CMOS输入。 V REF 是B端口差分输入参考电压。 该器件完全适用于使用I off 的上电插入应用,上电3状态,BIAS V CC 。 I off 电禁用输出,防止在断电时损坏通过器件的电流回流。上电和断电期间,上电三态电将输出置于高阻态,从而防止驱动器冲突。 BIAS V CC 电对B端口输入/输出连接进行预充电和预处理,防止在插入或拔出卡时干扰背板上的有效数据,并允许真正的实时插入功能。 该GTLP器件具有TI-OPC电,可有效由于背板不正确,卡分布不均匀或在低到高信号转换期间出现空插槽而导致的...

  SN74GTLP2033是一款高驱动,8位,3线注册收发器,可提供反向LVTTL至GTLP和GTLP至LVTTL信号级翻译。该器件支持透明,锁存和触发器数据传输模式,具有的LVTTL输入和LVTTL输出引脚,为控制和诊断提供反馈径,功能与SN74FB2033相同。该器件提供以LVTTL逻辑电平工作的卡与以GTLP信号电平工作的背板之间的高速接口。高速(比标准LVTTL或TTL快约三倍)背板操作是GTLP降低输出摆幅( LVTTL接口具有5 V容差 高驱动GTLP漏极开输出(100 mA) LVTTL输出(\ x9624 mA /24 mA) 可变边沿速率控制(ERC)输入选择GTLP上升和下降时间,以实现分布式负载中的最佳数据传输速率和信号完整性 I off ,上电3状态和BIAS V CC 支持实时插入 分布式V CC 和GND引脚最小化高速开关噪声锁存-Up性能超过每JESD 78 mA,Class II ESD超过JESD 22 2000-V人体模型(A114-A) 1000 -V充电设备型号(C101) OEC,TI-OPC和Widebus是Texas Instruments的商标。 参数 与其它产品相比 GTL/TTL/BTL/ECL 收发器/转换器...

  SN74GTLP1395是两个1位,高驱动,3线总线收发器,提供LVTTL到GTLP和GTLP到LVTTL信号 - 应用程序的级别转换,例如主时钟和辅助时钟,需要单独的输出启用和真/补控制。该器件允许透明和反向透明的数据传输模式,具有的LVTTL输入和LVTTL输出引脚,为控制和诊断提供反馈径。该器件提供以LVTTL逻辑电平工作的卡与工作在GTLP信号电平的背板之间的高速接口,专为与仪器3.3-V 1394背板物理层控制器配合使用而设计。高速(比标准LVTTL或TTL快约三倍)背板操作是GTLP降低输出摆幅( GTLP是仪器Gunning收发器逻辑(GTL)JEDEC标准JESD 8-3的衍生产品。 SN74GTLP1395的交流规格仅在优选的较高噪声容限GTLP下给出,但用户可以灵活地在GTL上使用该器件(V TT = 1.2 V且V REF

  = 0.8 V)或GTLP(V TT = 1.5 V且V REF = 1 V)信号电平。有关在FB + /BTL应用中使用GTLP器件的信息,请TI应用报告,仪器GTLP常见问题解答,文献编号SCEA019和BTL应用中的 GTLP ,文献编号SCEA017。 通常,B端口工...

  SN74GTL16616是一个17位的UBT ??提供LVTTL-to-GTL /GTL +和GTL /GTL + -to-LVTTL信号电平转换的收发器。组合的D型触发器和D型锁存器允许透明,锁存,时钟和时钟使能的数据传输模式,与16601功能相同。此外,该器件还提供了GTL /GTL +信号电平(CLKOUT)的CLKAB副本以及GTL /GTL +时钟转换为LVTTL逻辑电平(CLKIN)。该器件提供以LVTTL逻辑电平工作的卡与以GTL /GTL +信号电平工作的背板之间的接口。高速操作是减少输出摆幅(...

  SN74FB1653 具有缓冲时钟线位和9位收发器。时钟和收发器设计用于在LVTTL和BTL之间转换信号。该器件专为与IEEE Std 1194.1-1991(BTL)兼容而设计。 A端口工作在LVTTL信号电平。当A端口输出使能(OEA)为高电平时,A输出反映B \端口数据的反转。当OEA为低电平或V CC (5 V)通常小于2.5 V时,A输出处于高阻态。 B端口工作于BTL信号电平。开集极B \端口指定吸收100 mA。为B \输出提供两个输出使能(OEB和OEB)\。当OEB为低电平时,OEB \为高电平,或者V CC (5 V)通常小于2.5 V,B端口关闭。 时钟选择( 2SEL1和2SEL2)输入用于配置TTL到BTL时钟径和延迟(参见 MUX-MODE DELAY 表)。 BIAS V CC当未连接V CC (5 V)时,在BTL输出上建立1.62 V和2.1 V之间的电压。 BG V CC 和BG GND是偏置发生器的电源输入。 V REF 是内部产生的电压源。将V REF 与0.1μF电容去耦。 当此设备从AI到A0以大于50的频率运行时,应使用增强的散热技术频率大于100 MHz时,或从AI到B \或B \到A0。 特性 与IE...

  GTL2010提供10个NMOS传输晶体管(Sn和Dn),共栅极(G REF )和参考晶体管( S REF 和D REF )。开关的低导通电阻允许以最小的延迟进行连接。由于不需要方向控制引脚,该器件允许双向电压转换任何电压(1 V至5 V)至任何电压(1 V至5 V)。 当Sn或Dn端口为低电平时,钳位处于ON状态,Sn和Dn端口之间存在低电阻连接。假设Dn端口上的电压较高,当Dn端口为高电平时,Sn端口上的电压为参考晶体管设置的电压(S REF )。当Sn端口为高电平时,通过上拉电阻将Dn端口拉至V CC 。 GTL2010中的所有晶体管都具有相同的电气特性,在电压或延迟方面,从一个输出到另一个输出的偏差最小。这提供了优于分立晶体管电压转换解决方案的匹配,其中晶体管的制造不对称。在所有晶体管相同的情况下,参考晶体管(S REF /D REF )可以位于其他十个匹配的Sn /Dn晶体管中的任何一个上,从而实现更简单的电板布局。具有集成ESD电的转换器晶体管可提供出色的ESD。 特性 提供无方向控制的双向电压转换 允许电压电平从1 V升至5 V 提供与GTL,GTL +,LVTTL /TTL和5-V CM...

  SN74FB2040是一款8位收发器,设计用于在TTL和背板收发器逻辑(BTL)之间转换信号。 B \ port以BTL信号电平工作。开集极B \端口指定吸收100 mA。为B \输出提供两个输出使能(OEB和OEB \)。当OEB为高电平且OEB \为低电平时,B \ n端口有效并反映A输入引脚上存在的数据的反转。当OEB为低电平时,OEB \为高电平,或者V CC 小于2.1 V,B \ n端口关闭。 A端口工作在TTL信号电平并有的输入和输出引脚。当A端口输出使能(OEA)为高电平时,A输出反映B \端口数据的反转。当OEA为低电平或V CC 小于2.1 V时,A输出处于高阻态。 引脚TMS,TCK,TDI和TDO均为非功能性的,即不适用于IEEE Std 1149.1(JTAG)测试总线。 TMS和TCK未连接,TDI短接至TDO。 BIAS V CC 在V CC时在BTL输出上建立1.62 V至2.1 V之间的电压未连接。 特性 与IEEE Std 1194.1-1991(BTL)兼容 TTL A端口,背板收发器逻辑(BTL)B \端口 开集电极B \ - 端口输出接收器100 mA 上电和断电期间的高阻状态 BIAS V CC

  GTL16612器件是18位UBT ??提供LVTTL到GTL /GTL +和GTL /GTL +到LVTTL信号电平转换的收发器。它们结合了D型触发器和D型锁存器,可实现与16601功能相同的透明,锁存,时钟和时钟使能模式的数据传输。这些器件提供以LVTTL逻辑电平工作的卡与以GTL /GTL +信号电平工作的背板之间的接口。高速操作是减少输出摆幅(

  SN74FB2033A是一款8位收发器,在TTL电平A端口上具有分离输入(AI)和输出(AO)总线。通用I /O,集电极开B \ n端口工作在背板收发器逻辑(BTL)信号电平。 每个方向的数据流逻辑元素由两个模式输入(B-to-A的IMODE1和IMODE0,A-to-B的OMODE1和OMODE0)配置为缓冲区,D-类型触发器或D型锁存器。在缓冲模式下配置时,反向输入数据出现在输出端口。在触发器模式下,数据存储在相应时钟输入(CLKAB /LEAB或CLKBA /LEBA)的上升沿。在锁存模式下,时钟输入用作高电平有效透明锁存器使能。 无论选择何种逻辑元素,B-to-A方向的数据流都由LOOPBACK输入进一步控制。当LOOPBACK为低电平时,B \ -port数据是B-to-A输入。当LOOPBACK为高电平时,所选A-to-B逻辑元件的输出(反转之前)是B-to-A输入。 AO端口启用/-disable控件由OEA提供。当OEA为低电平或V CC 小于2.5 V时,AO端口处于高阻态。当OEA为高电平时,AO端口处于活动状态(逻辑电平为高或低)。 B \ port由OEB和OEB \控制。如果OEB为低电平,OEB \为高电平,或者V CC 小...

  SN74FB2031是一款9位收发器,设计用于在TTL和背板收发器逻辑(BTL)之间转换信号。该器件专为与IEEE Std 1194.1-1991兼容而设计。 B \端口以BTL信号电平工作。开集极B \端口指定吸收100 mA。为B \输出提供两个输出使能(OEB和OEB \)。当OEB为低电平时,OEB \为高电平,或者V CC 小于2.1 V,B \ n端口关闭。 A端口以TTL信号电平工作。当A端口输出使能(OEA)为高电平时,A输出反映B \端口数据的反转。当OEA为低电平或V CC 小于2.1 V时,A输出处于高阻态。 针对四线(JTAG)测试总线分配引脚,尽管目前还没有计划发布JTAG特性版本。 TMS和TCK未连接,TDI与TDO短。 当V CC 未连接时,BIAS V CC 在BTL输出上建立1.62 V和2.1 V之间的电压。 BG V CC 和BG GND是偏置发生器的电源输入。 特性 与IEEE Std 1194.1-1991(BTL)兼容 TTL A端口,背板收发器逻辑(BTL)B \端口 开集电极B \ - 端口输出接收器100 mA 上电和断电期间的高阻状态 BIAS V CC

  SN74FB1650包含两个9位收发器,用于在TTL和背板收发器逻辑(BTL)之间转换信号。该器件专为与IEEE Std 1194.1-1991兼容而设计。 B \ n端口工作在BTL信号电平。开集极B \端口指定吸收100 mA。为B \输出提供两个输出使能(OEB和OEB \)。当OEB为低电平时,OEB \为高电平,或者V CC 小于2.1 V,B \ n端口关闭。 A端口工作在TTL信号电平。当A端口输出使能(OEA)为高电平时,A输出反映B \端口数据的反转。当OEA为低电平或V CC 小于2.1 V时,A输出处于高阻态。 BIAS V CC 建立当未连接V CC 时,BTL输出上的电压介于1.62 V和2.1 V之间。 BG V CC 和BG GND是电源输入用于偏置发生器。 特性 与IEEE Std 1194.1-1991(BTL)兼容 TTL A端口,背板收发器逻辑(BTL)B \端口 开集电极B \ - 端口输出接收器100 mA BIAS V CC 最大限度地减少实时插入或拔出期间的信号失真 上电和断电期间的高状态 B \ - 端口偏置网络预先连接器和PC到BTL高电平电压 TTL输入结构包含有效在线终止时紧急援助 参数 与其它产品相...

  这个八进制ECL到TTL转换器旨在提供10KH ECL信号和TTL信号之间的有效转换。该器件专门用于提高ECL-to-TTL CPU /总线导向功能的性能和密度,如存储器地址驱动器,时钟驱动器和面向总线的接收器和发送器。 八SN10KHT5574的触发器是边沿触发的D型触发器。在时钟正跳变时,Q输出设置为在D输入端设置的逻辑电平。 缓冲输出使能输入( OE ”可用于将8个输出置于正常逻辑状态(高或低逻辑电平)或高阻态。在高状态下,输出既不会加载也不会显着驱动总线。高第三状态和增加的驱动提供了驱动总线的能力,而无需接口或上拉组件。 输出使能输入 OE

  不会影响触发器的内部操作。输出关闭时,可以保留旧数据或输入新数据。 SN10KHT5574的特点是在0°C至75°C的温度范围内工作。 特性 10KH兼容 ECL时钟和TTL控制输入 流通式架构优化PCB布局 中心引脚V CC ,V EE 和GND配置最大限度地降低高速开关噪声 封装选项包括“小”概述“包装和标准塑料DIP 参数 与其它产品相比 GTL/TTL/BTL/ECL 收发器/转换器   Technology Family VCC (Min) (V) ...

  SN74GTLP21395是两个1位,高驱动,3线总线收发器,提供LVTTL到GTLP和GTLP到LVTTL信号 - 应用程序的级别转换,例如主时钟和辅助时钟,需要单独的输出启用和真/补控制。该器件允许透明和反向透明的数据传输模式,具有的LVTTL输入和LVTTL输出引脚,为控制和诊断提供反馈径。该器件提供以LVTTL逻辑电平工作的卡与工作在GTLP信号电平的背板之间的高速接口,专为与仪器3.3-V 1394背板物理层控制器配合使用而设计。高速(比标准LVTTL或TTL快约三倍)背板操作是GTLP降低输出摆幅( Y输出设计用于吸收高达12 mA的电流,包括等效的26- 电阻器可减少过冲和下冲。 GTLP是仪器(TI)衍生的Gunning收发器逻辑(GTL)JEDEC标准JESD 8-3。 SN74GTLP21395的交流规格仅在优选的较高噪声容限GTLP下给出,但用户可以灵活地在GTL上使用该器件(V TT = 1.2 V且V REF

  = 0.8 V)或GTLP(V TT = 1.5 V且V REF = 1 V)信号电平。有关在FB + /BTL应用中使用GTLP器件的信息,请TI应用报告,仪器GTLP常见问题解答,...

  SN74GTLP1394是一款高驱动,2位,3线总线收发器,可提供LVTTL至GTLP和GTLP至LVTTL信号 - 级别翻译。它允许透明和反向透明的数据传输模式,具有的LVTTL输入和LVTTL输出引脚,为控制和诊断提供反馈径。该器件提供以LVTTL逻辑电平工作的卡与工作在GTLP信号电平的背板之间的高速接口,专门设计用于与仪器1394背板物理层控制器配合使用。高速(比标准LVTTL或TTL快约三倍)背板操作是GTLP降低输出摆幅( = 0.8 V)或GTLP(V TT = 1.5 V且V REF = 1 V)信号电平。 通常情况下,B端口以GTLP信号电平工作。 A端口和控制输入工作在LVTTL逻辑电平,但具有5 V容差,并兼容TTL和5 V CMOS输入。 V REF 是B端口差分输入参考电压。 该器件完全指定用于使用I off 的上电插入应用,上电3 -state和BIAS V CC 。 I off 电禁用输出,防止在断电时损坏通过器件的电流回流。上电和断电期间,上电三态电将输出置于高阻态,从而防止驱动器冲突。 BIAS V CC 电对B端口输入/输出连接进行预充电和预处理,防止在插入或拔出卡时干扰背板上的有效数...

  SN74GTL1655是高驱动(100 mA),低输出(12 )16位UBT ??提供LVTTL-to-GTL /GTL +和GTL /GTL + -to-LVTTL信号电平转换的收发器。该器件被划分为两个8位收发器,并结合了D型触发器和D型锁存器,以实现类似于?? 16501功能的透明,锁存和时钟数据传输模式。该器件提供以LVTTL逻辑电平工作的卡与以GTL /GTL +信号电平工作的背板之间的接口。高速操作是减少输出摆幅(

  

推荐文章